Семинары в России

Семинар “ASIP designer”

26 июня 2019 года

Москва, Ленинские горы, МГУ имени М.В. Ломоносова, д. 1, стр.2, физический факультет

 

Разработка специализированных процессоров с проблемно-ориентированной системой команд.

Москва, Ленинские горы, МГУ имени М.В. Ломоносова, д. 1, стр.2, физический факультет

Аудитория: студенты, исследователи, профессора, дизайнеры, работающие над программным и аппаратным обеспечением.

Процессоры с набором команд для конкретных приложений (ASIP) являются идеальным решением, когда стандартное IP-ядро процессора не может удовлетворить сложным требованиям для конкретного приложения, а фиксированное оборудование недостаточно гибкое. В результате ASIP стали третьим вариантом реализации для современных SoC, сосуществующих со стандартными процессорами и фиксированным оборудованием, а гетерогенные многоядерные системы теперь становятся стандартом.

Такие приложения, как 5G, новое радио, центры обработки данных, искусственный интеллект или автоматизированная помощь при вождении, способствовали разработке таких ASIP и инициировали многие университетские проекты. Проекты разработки процессоров, такие как инициатива RISC-V в UC Berkeley, также вызвали большой интерес к разработке специализированных, оптимизированных под приложения процессорных архитектур.

26 июня 2019 года Synopsys в сотрудничестве с Московским государственным университетом организует бесплатный семинар, начиная с представления концепции ASIP и заканчивая последними тематическими исследованиями. Будет дано подробное описание возможностей ASIP Designer, ведущего в мире инструмента проектирования ASIP. Обед будет предоставлен, а перерывы позволят участникам пообщаться между собой.

 

Программа

 

  • 09:00 – 09:15                 Приветствие
  • 09:15 – 10:30                 Вступление

                                                               Почему ASIP?

        Рыночные тренды

        Вступление в ASIP Designer

  • 11:00 – 12:30                  Тематические исследования

                                                                5G

                                                                Искусственный интеллект

                                                                RISC-V и производные

  • 12:30 – 13:30                     Обед
  • 13:30 – 15:00                     Описание маршрута проектирования. Демо инструментов

                                                                Вступление в nML 

                                                                Демо инструментов

  • 15:00 – 15:15                     Кофе-брейк
  • 15:15 – 16:30                     Технология в деталях

∙                                                                 Генерация компилятора C / C ++ для узкоспециализированных архитектур

  • 16:30 – 16:45                     Университетская программа Synopsys 
  • 16:45 – 17:00                     Q&A

 

Регистрация на семинар до 21 июня 2019 года.

Ждем Вас на нашем семинаре.