DesignWareモバイル・ストレージIPソリューション 

概要  

顧客は、バッテリ駆動デバイスで大規模なビデオファイルや高解像度の画像ファイルなどのデータを処理するための大容量ストレージと高速アクセスを求めています。設計者は、高品質なインターフェイスIPをSoCに統合して顧客のモバイル・ストレージに対するニーズに対応する必要があります。

シノプシスの高品質かつシリコン実証済みのモバイル・ストレージIPにより、SoCへのIP統合のリスク軽減とコスト削減が可能になります。シノプシスの消費電力/高性能/面積最適化ソリューションは、コンシューマー、モバイル、Internet of Things(IoT)、車載のさまざまな用途に固有のストレージ・インターフェイスの要求に対応します。

コンフィギュラブルで合成可能なデジタル・コントローラおよびシリコン実証済みのPHY IPで構成される製品群により、最新のSD、SDIO、MIPI UniPro、M-PHY、JEDEC UFS、eMMC仕様をサポートします。

  • 製品
 

 
ユニバーサル・フラッシュ・ストレージ(UFS)、UFSホスト・コントローラ・インターフェース(UFSHCI)規格およびUFSカード向け、高性能シリアル・インターフェースIP
PDF データシートのダウンロード (PDF)


 
JEDEC UFS、MIPI CSI-3およびGoogle ARA UniPort-M規格向けコントローラIP
PDF データシートのダウンロード (PDF)


 
最新の規格に準拠し、先進の機能をサポートするコントローラIP
PDF データシートのダウンロード (PDF)

  • M-PHY IP
  • 主要なプロトコルをサポートする、シリコン実証済みの低消費電力PHY IPmore

 
先進のプロセス・テクノロジで高速Gear 3までをサポートするPHY IP
PDF データシートのダウンロード (PDF)


 
シノプシスのHAPS®-DX FPGAベース・プロトタイピング・システムに組み込まれており、バリデーション済みのIP構成と必要なSoC統合向けロジックで構成されています
PDF データシートのダウンロード (PDF)


 
SoC開発と並行してDesignWare IP向けソフトウェアの迅速な立ち上げ、デバッグおよびテストを可能にするためのバーチャル・プロトタイプに用いられる、ソフトウェア開発キット

  • 検証用IP
  • UFS, eMMC, SDおよびMIPI M-PHYインターフェースの検証more

 
SystemVerilog/UVMベースの検証用IPと、オプションのソースコード・テストスイート