AI驱动的设计应用
DesignWare® 以太网 IP 解决方案包括可配置控制器和支持高达 400G/800G 的 PHY、验证 IP、IP 原型设计套件、软件开发套件和接口 IP 子系统。兼容 IEEE 标准的解决方案确保了数字和混合信号层之间的互操作性,并且在车载、消费、高性能计算和网络的应用上面实现极低功耗、极小面积以及极短延时。
Synopsys DesignWare 以太网 IP 解决方案已经通过了与第三方的互操作性以及认证测试,使得系统级芯片 (SoC) 设计者能够加速上市时间,并降低下一代 SoC 的集成风险。
This video shows Synopsys' DesignWare 112G Ethernet PHY IP extra long reach performance and xtalk impact. The IP operates at 43dB channel loss across QSFP-DD DAC cables and 40dB channel loss across Samtec 2m NovaRay IO/cable assembly respectively.
这次超级计算大会演示展示了 Synopsys DesignWare 112G 以太网 PHY IP 与 Samtec NovaRay IO 和电缆组件之间的无缝互操作性。该演示展示了出色的性能,BER 为 1e-08,总插入损耗为 37dB。
带宽让我们的数字世界得以运转。我们需要不断提高网络速度,以便各行各业开展广泛的活动。虽然以太网协议(互联网的数据连接骨干网)目前的速度为 800G 及以下,但在不久的将来,1.6T 以太网数据速率将成为许多数据密集型应用的标准。