新思科技用於台積公司7奈米FinFET製程技術的DesignWare IP 獲得超過250個設計的選用

經驗證的介面、類比和基礎IP,協助客戶在各式應用中實現矽晶設計成功

本篇新聞稿已於4/23/2019於美國加州山景城發佈

重點摘要:

  • 應用於台積公司7奈米FinFET製程技術、通過矽晶驗證(silicon-proven)的DesignWare PHY IP包括USB、DDR、LPDDR、HBM、PCI Express、MIPI、DisplayPort和乙太網路。
  • 在7奈米製程中成功完成DesignWare邏輯庫(Logic Libraries)與嵌入式記憶體(Embedded Memories)的客戶投片(customer tapeouts),展現了高品質,也降低了整合風險。
  • 用於台積公司7奈米製程技術的DesignWare IP組合能讓半導體領導廠商在行動、雲端運算和汽車應用上達成矽晶設計成功。

 

(台北訊)新思科技近日宣布其用於台積公司7奈米製程技術的DesignWare® 邏輯庫、嵌入式記憶體、介面和類比IP已獲得超過250個設計的選用(design wins)。近30家半導體領導廠商選擇了新思科技7奈米DesignWare IP解決方案,為行動、雲端運算及汽車等各式應用提供高效能、低功耗的系統晶片(SoCs)。由於達成多項客戶矽晶設計成功,DesignWare IP獲得廣泛的採用,也因此設計人員在整合IP時能更具信心,並大幅降低SoC整合的風險。

台積公司設計建構管理處資深處長Suk Lee表示:「台積公司與新思科技就多項製程進行密切合作,凸顯了雙方致力於為設計人員提供IP,以協助其解決關鍵設計的挑戰,並快速進入量產。作為台積公司生態系統的資深夥伴,新思科技一直走在IP解決方案的前端。新思科技提供的應用於台積公司領先業界的7奈米製程技術的IP解決方案, 能滿足AI、汽車與雲端運算等應用領域的SoC部署對於效能、功耗和晶片面積的要求。

新思科技IP行銷副總裁John Koeter指出,為了滿足當前AI工作量(AI workloads)、影片流量以及雲端和邊緣資訊密集運作的需求,設計人員仰賴新思科技在最先進的高效能FinFET製程中,提供經過驗證的IP解決方案。用於台積公司7奈米製程、通過矽晶驗證的DesignWare獲得廣大客戶採用而取得廣泛驗證,能讓設計人員以更少的風險推出差異化產品,加快上市時程。

上市時程與資源

應用於台積公司7奈米與7奈米Plus製程的 DesignWare IP組合已經上市。

--------------------------------------------------------------------------------------------------------------------------------------------------------------

關於 DesignWare IP

新思科技是一家專爲SoC設計提供優質、經矽晶驗證IP解決方案的領導廠商。其廣泛的DesignWare IP組合陣容,包括由控制器、PHY、下一代驗證 IP、類比IP、嵌入式記憶體、邏輯庫、處理器解決方案以及次系統組成的介面IP解決方案。為加速原型設計、軟體開發、將IP整合至SoC,新思科技的IP 套件式解決方案(IP Accelerated Initiative)提供IP 原型建造套件、IP軟體開發工具組和客製化的 IP子系統。新思科技在IP品質、廣泛的技術支援、強健的IP開發技術上,協助設計人員一方面降低整合的難度,一方面加速産品的上市時間。有關DesignWare IP的詳情,請參考http://www.synopsys.com/designware。

關於新思科技 (Synopsys)

新思科技是專為開發電子產品及軟體應用的創新公司,也是提供「矽晶到軟體(Silicon to Software™)」解決方案的最佳合作夥伴。身為全球第15大的軟體公司,新思科技長期以來是全球電子設計自動化(EDA)和半導體IP領域的領導者,並發展成為提供軟體品質及安全測試的領導廠商。不論是針對開發先進半導體系統單晶片(SoC)的設計工程師,或正在撰寫應用程式且要求高品質及安全性的軟體開發工程師,新思科技都能提供所需的解決方案,以協助工程師完成創新、高品質並兼具安全性的產品。
更多詳情請造訪:http://www.synopsys.com。  

###

新聞連繫

台灣新思科技  何茂宗
(02) 2345 3020分機55826