PrimePower

RTL 到签核功耗分析

Synopsys PrimePower 产品系列可从 RTL 开始,经由实现环节的各个阶段,为模块级和全芯片设计提供准确的功耗分析,并促进成功耗签核。

PrimePower RTL 功耗估算利用 Synopsys 的 RTL Architect™ 产品中的预测引擎,为 RTL 设计人员提供快速、可扩展且准确的功耗估算,以便在早期对 RTL 模块、子系统和完整的 SoC 执行分析。PrimePower RTL 使设计人员能够胸有成竹地分析、探索和优化其 RTL,从而改进功耗、能效并缩短设计周期。

在实现和签核期间,PrimePower 提供准确的门级功耗分析报告,以便 SoC 设计人员及时进行设计优化并实现功耗目标。支持的功耗分析包括平均功耗、峰值功耗、毛刺功耗、时钟网络功耗、动态和漏电功耗,以及多电压功耗;通过仿真、模拟和无矢量分析,来分析 RTL 和门级矢量的活动。PrimeTime作为时序信号完整性分析和签核的黄金行业标准的基础上,PrimePower通过与其紧密集成,扩展了PrimeTime的解决方案,为门级设计提供更加准确的动态和漏电功耗分析和签核。

RTL 功耗估算 — PrimePower RTL

  • 使用软件或硬件仿真获得的RTL vector 和无矢量假设分析
  • RTL 平均、峰值、毛刺、时钟、动态、漏电和多电压功耗分析和报告
  • 门控时钟、存储器、数据路径和毛刺功耗探索和指导
  • 物理感知、签核一致的功耗估算结果
  • 图形调试和波形可视化

门级功耗分析和金牌功耗签核 — PrimePower

  • 无矢量平均功耗和目标功耗假设分析
  • 通过仿真和模拟并行读取 RTL 和门级矢量
  • 并行读取使用软件或硬件仿真获得的RTL和门级矢量文件
  • 门级平均、峰值、毛刺、时钟、动态、漏电和多电压功耗分析和报告
  • 使用PrimePower 活动延迟平移技术延迟平移进行早期毛刺分析、峰值功耗分析和 IR 分析
  • 生成感知毛刺的 SAIF 文件,用于实现功耗改善和 ECO 签核
  • 高效生成 IPF、STA 和毛刺感知型 FSDB 文件,可用于 Ansys® RedHawk™ IR 压降分析
  • 高级工艺节点分析和签核,包括 Cell-EM、环境感知漏电和 CCS 支持
  • 图形调试和波形可视化