Identify RTL 调试仪

FPGA 硬件操作中提供类似仿真器的可视性

Identify® RTL 调试仪可让您直接调试 RTL HDL,然后仍在 RTL 层次上于正在运行的硬件上调试已实现的 FPGA。Identify FPGA 调试软件可在硬件中验证设计,这有点类似于仿真——只是速度更快且可在系统内进行激励。

Identify RTL 调试仪可让您指定采样触发器,以图像的形式浏览设计,并在 RTL 中标注将作为探针使用的信号。结果在经过综合后可供查看,或者注释在 RTL 源代码、HDL Analyst® RTLVIEW,或第三方、波形查看器上。这可以确保从 RTL 到实现的等效性,以及FPGA 设计的正确运行。

主要特点

  • 具备直接从 RTL 源代码中调试高级 FPGA 设计的能力
  • 通过创建高级触发器,您可在电路中查看所需的设计操作场景和特定探针节点
  • 全速运转时内部设计仍具有可视性
  • 在 RTL 源代码、RTL 架构视图或波形查看器中叠加显示调试结果
  • 如模拟器环境一样遍历调试样本缓冲区
  • 使用 Synopsys Certify 在设备分区和规划之前,装备一个基于 FPGA 的 ASIC 原型
  • 通过单一的 Identify IICE,可在一个调试会话中选择性查看多达 8 个不同分组的内部探针
  • 综合和布局旁路选项让您可以快速进行 Virtex-7/6/5 FPGA 的调试更改
  • 支持使用 Altera、Mircosemi 和 Xilinx 设备
  • 使用流行的 JTAG 编程界面连接实时的 FPGA 硬件
  • 在 Tcl 指令界面自动操作仪表化和调试任务
  • 与客户服务器交流的选择允许网络访问 FPGA 系统依附的个人电脑
对样点数据进行源代码注释的 Identify RTL 调试仪会话

对样点数据进行源代码注释的 Identify 调试仪会话
要求产品评估