HAPS 原型验证软件

Synopsys 原型验证软件工具为工程师们提供了设计规划、逻辑综合和调试等工具,用以解决最大规模的系统级芯片 (SoC) 设计。Synopsys 原型验证软件结合 HAPS 系统最大化生产率,已被全球数以百计的设计团队广泛应用。

针对 HAPS 原型的全面设计自动化和调试

如果您参与系统验证或软件开发任务,就会痛苦地感受到要求的原型验证项目进度推动着工程师们随着设计和验证团队提交 RTL 源码之后在数周乃到数天内交付工作正常的原型设计。几乎没有时间延迟,聚集于缩短"首次"原型验证时间已经影响了 HAPS 原型和 HAPS ProtoCompiler 的设计和使用模型。

HAPS ProtoCompiler 提供以下关键特性和好处,以解决快速原型启动和快速系统性能:

  • 并行处理、运行时间优化、缩短设计迭代周期,让设计人员在拿到 IP/RTL 源码后数天内可交付正常工作 HAPS 系统
  • HAPS 系统可处理最高容量达 10 亿 ASIC 门的设计,确保您可支持现在和未来的 SoC/ASIC 原型项目
  • 约束驱动的分割、FPGA I/O 的高速时分复用和系统级布线最大限度提高 HAPS 系统时钟性能
  • 单个或多个 FPGA 灵活的、大容量调试存储空间,最大限度提高 HAPS 系统的可观察性和采样率
  • 兼容 ARM AMBA 的事务处理器级接口简化混合原型的实现
物理原型验证软硬件流程

HAPS 原型验证硬件/软件流程