시높시스, 칩 개발 사이클 전반의 검증 요구를 해결하는 에뮬레이션 및 프로토타이핑 통합 시스템 업계 최초로 공개

통합 하드웨어, 유연성 확보하여 하드웨어 검증에는 빠른 컴파일링을, 소프트웨어 개발에는 고성능 제공 

미국 캘리포니아주 마운틴뷰, 2022년 9월 20일 /PRNewswire/ --

SoC 검증과 초기단계의 소프트웨어 개발을 위해 새로운 차원의 성능과 유연성을 제공하기 위한 일환으로, 시높시스 (나스닥: SNPS)가 자사의 ZeBu® EP1 에뮬레이션 시스템을 기반으로 업계 최초로 에뮬레이션과 프로토타이핑이 통합된 하드웨어 시스템을 오늘 공개했다. Zebu EP1 에뮬레이션 시스템은 에뮬레이션 속도가 업계에서 가장 빠른 시높시스의 ZeBu시스템에 HAPS프로토타이핑 기능이 추가되어, 칩 개발 라이프사이클 전반에 걸쳐 단일의 검증 하드웨어 시스템을 사용할 수 있다는 이점을 제공한다.

시높시스의 로힛 보라(Rohit Vora) R&D 임원(VP)은 “소프트웨어 콘텐츠와 하드웨어 복잡성이 증대됨에 따라, SoC 디자인팀은 하드웨어 검증 및 소프트웨어 개발 목표를 달성하기 위해 더 많이 그리고 더 빨리 에뮬레이션과 프로토타이핑을 처리할 수 있는 기술을 늘 찾고 있다”며 “시높시스의 ZeBu EP1은 단일 시스템으로 에뮬레이션과 프로토타이핑 모두를 지원하며, 향상된 성능으로 에뮬레이션 컴파일 시간을 단축함으로써 검증 하드웨어에 있어 혁신적인 성과를 이루어 냈다. 시높시스의 ZeBu EP1을 통해 업계 선두 기업들은 ~19MHz 에뮬레이션, ~100MHz 프로토타이핑 클락(clock) 성능을 구현하여 실리콘 이전(pre-silicon) 단계에서 대량의 소프트웨어를 개발,  및 SoC설계를 검증하여 프로젝트 일정을 앞당기게 되었다”고 밝혔다.

현재 사용가능한 차세대 시높시스 ZeBu EP1 시스템에 대한 더 자세한 내용은 https://www.synopsys.com/verification/emulation/zebu-ep1.html 에서 확인.

에뮬레이션과 프로토타이핑 통합 시스템의 효과

하드웨어 검증에는 SoC 디자인 검증에 속도를 내기 위해 에뮬레이션 시스템을 사용하지만, 소프트웨어 개발에 필요한 추가적인 성능은 프로토타이핑 기술이 있어야 구현 가능하다. 하지만, 그동안 칩과 시스템 개발 시 에뮬레이션과 프로토타이핑 하드웨어 캐파 간의 균형을 미리 최적화하는 것은 어려운 일이었다. 시높시스의 새 시스템인 ZeBu EP1은 유연한 하드웨어를 제공하여 이러한 딜레마를 해결한다. 고정된 하드웨어의 제약에서 벗어나, 각 리소스가 얼마나 필요할 지 미리 산정할 필요 없이 검증 및 소프트웨어 개발 조건에 따라 언제 어떻게 에뮬레이션과 프로토타이핑 간에 캐파 전환을 시행할 지를 결정할 수 있게 되었다.

이 통합 하드웨어 시스템은 고성능의 에뮬레이션 플로우를 쉽게 불러올 수 있고, 디버그에 대한 완전한 가시성을 지원한다. 검증팀과 소프트웨어팀에서는 ZeBu EP1 시스템의 프로토타이핑 플로우를 사용하여 최상의 성능으로 실제 환경에서의 인터페이스에 대해 디자인을 검증할 수 있다. 이 통합 하드웨어는 시높시스의 더 빠른 컴파일 신기술을 활용하여 이전 세대의 컴파일 기술 대비 수행완료 시간을 최대 세 배까지 단축한다.

ZeBu EP1을 위한 시높시스의 프로토콜 솔루션은 복잡한 소프트웨어 스택 실행을 위한 광범위한 인터페이스 옵션을 제공하고, PCI Express® (PCIe®) 5.0/6.0, USB 4, HBM3, UCIe(Universal Chiplet Interconnect) 등 다양한 첨단 인터페이스 프로토콜을 다음을 통해 지원한다.

  • 프로토콜 인터페이스 카드를 통한 실제 동작속도에서의(at-speed) 연결성
  • 가상 인터페이스 연결성을 위해 가상 테스터가 포함된 트랜잭터(transactor)  
  • 회로 내 에뮬레이션을 위한 스피드 어댑터
  • 빠른 IP 통합, 소프트웨어 개발, 시스템 검증을 위한 시높시스의 IP 프로토타이핑 키트

시높시스의 Virtualizer™ 가상 프로토타이핑 툴과 함께 에뮬레이션과 프로토타이핑 하이브리드를 위한 통합 하드웨어 사용 시 소프트웨어 개발과 테스트를 위해 빠른 하드웨어 타겟에 접근이 가능해진다.

업계 선두 업체의 평가

Arm의 트랜 누옌(Tran Nguyen) 디자인 서비스 부문 시니어 디렉터는 “컴퓨팅이 더욱 복잡해지고 있으므로 혁신을 도모하기 위해서는 함께 협력하여 하드웨어와 소프트웨어의 어려움을 극복하는 것이 매우 중요하다”며 “모바일 그래픽, 자동차, 5G, HPC 전반에서 Arm 기반의 소프트웨어가 집약된 애플리케이션이 더 많이 개발되고 있으므로 에뮬레이션 및 프로토타이핑 캐파에 대한 요구가 증대되고 있다. 시높시스의 ZeBu EP1 시스템은 가장 빠른 성능과 유연한 캐파를 갖춘 통합 하드웨어를 제공하여 검증 사이클 확대에 대한 요구를 해결한다”고 말했다.  

엔비디아(NVIDIA)의 나렌드라 콘다(Narendra Konda) 하드웨어 엔지니어링 부문 임원(VP)은 “에뮬레이션과 프로토타이핑 캐파 증대를 위한 최초의 통합 하드웨어인 최근의 ZeBu EP1 시스템을 통해 시높시스는 계속해서 검증 하드웨어 제품군을 혁신하고 있다”며 “GPU, AI, ADAS 등 컴퓨팅 집약적인 분야 전반에서 엔비디아가 계속 혁신에 속도를 내고 있는 가운데, 시높시스와의 오랜 협력으로 현재뿐 아니라 미래의 칩 디자인에서 검증 및 확인 니즈를 충족할 수 있게 되었다”고 밝혔다. 

기사원본 

시높시스 소개

시높시스(나스닥: SNPS)는 일상에 필요한 전자제품 및 소프트웨어 애플리케이션을 개발하는 혁신 기업을 위한 Silicon to Software™(실리콘에서 소프트웨어까지) 파트너다. S&P 500 기업인 시높시스는 EDA(반도체 설계 자동화) 및 반도체 IP에 있어 글로벌 리더로서 오랜 역사를 가지고 있으며, 업계에서 가장 폭넓은 애플리케이션 보안 테스트 툴 및 서비스 포트폴리오를 제공한다. 첨단 반도체를 만드는 SoC(시스템 온 칩) 설계 업체든, 더 높은 수준의 보안이 확보된 고품질 코드를 만드는 소프트웨어 개발 업체든, 시높시스는 혁신적인 제품 출시에 필요한 솔루션을 보유하고 있다. 더 자세한 내용은 www.synopsys.com 참조.