ハードウェア・プロトタイピング・ソリューション HAPS®ファミリ 

ハードウェア・プロトタイピングを容易化 

シノプシスは10年以上にわたり、ハードウェア設計者およびソフトウェア開発者向けにハードウェア・プロトタイピング・システムをご提供してきました。HAPS製品ファミリは、コストのかかる再設計を防いでSoC/ASIC設計の開発期間短縮を可能にする高性能SoC/ASICプロトタイピング・ソリューションを設計チームおよび検証チームにご提供します。HAPSはハードウェア製品とソフトウェア製品からなる統合型のスケーラブルなソリューションです。

シノプシスのハードウェア・プロトタイピング・ソリューションは、モジュール式の操作性に優れたハードウェア・コンポーネント群と、デザインプランニング、FPGA合成、デバッグのための統合型ソフトウェア・ツールフローで構成されています。また、HAPS Connect Programのメンバー企業がHAPS向けドータボードや技術サービスを提供し、HAPSシステム構築を支援しています。

HAPS-80 Series
ザイリンクス社のFGPAデバイスVirtex® UltraScaleTM を使用し、16億ASICゲート超のデザインに対応。 SoCやASICデザインのバリデーションに使用できる最も高速で最も低価格なソリューションです。

カタログのダウンロード(PDF)

HAPS-70 Series
ザイリンクス社のFGPAデバイスVirtex®-7を使用し、最大2億8800万ASICゲートに対応。信頼性と柔軟性、そして短期プロトタイピングに不可欠の設計フローを兼ね備えた、世界最も普及しているハードウェア・プロトタイピング・ソリューションです。

カタログのダウンロード(PDF)

HAPS-Developer eXpress (HAPS-DX) シリーズ
ザイリンクス社のFGPAデバイスVirtex®-7 FPGAを搭載し、400万ASICゲートを実装可能。プロトタイピングに必要なハードウェアと設計自動化ソフトウェアをともに提供し、シノプシスのHAPSTrak 3ならびに業界標準のFPGA Mezzanine Card(FMC)フォーマットのサポートにより柔軟なI/Oインターフェイス・アーキテクチャも提供しているため、プロトタイプを極めて短期間かつ容易に構築可能。

カタログのダウンロード(PDF)

HAPS ProtoCompiler
ハードウェア・プロトタイピング・システム HAPS向けの包括的なデザイン実装自動化/デバッグツールです。HAPS向けに最適化されたFPGA論理合成、システム・プランニング、RTLデバッグ、システム構築ユーティリティ、トランザクタ・ベース・バリデーションのためのインターフェイスをご提供します。

カタログのダウンロード(PDF)

HAPSシリーズの付属品に関するデータシート



NewsArticlesSuccess StoriesWhite PapersWebinarsVideos