硬件仿真加速

功能验证是一项艰巨的任务。随着芯片密度的发展,对设计的功能行为进行验证也日益复杂。由于越来越多的功能器件、设计阶段的第三方 IP 模块以及嵌入式软件和系统级软件之间有了更多的交互,因此功能验证比设计密度的复杂性增加更快,这使问题更为复杂。这种复杂程度的验证需要数十亿执行周期。仿真加速(也称为协同仿真)结合了功能仿真与硬件仿真硬件,并提供了当今的 SoC(包括最大的十亿逻辑门 SoC)所需的性能。

Synopsys 的仿真加速模型

ZeBu 协同仿真提供了经验证的仿真环境中大规模 SoC 验证所需的性能,并能够在仿真和硬件仿真中运行相同的测试环境以辅助模型启动和分析。所有 ZeBu 硬件仿真产品都支持 HDL 协同仿真,可用作提供更高仿真吞吐量的仿真加速器。无需改变您现有的验证环境,它甚至就能通过卸载硬件仿真硬件的待测试器件仿真为依赖最先进验证方法的测试平台提供加速。此外,HW 验证中 ZeBu 硬件仿真产品的使用可扩展为事务级,甚至使性能实现更大的提升。ZeBu 硬件仿真产品与 UVM 和 VMM 等先进验证方法相兼容,且完全支持所有常用仿真器,包括 Synopsys VCS、Cadence® Incisive® 和 Mentor Graphics® Questa®。