HAPS®-70プロトタイプ

比較的小規模な設計のためのプロトタイピング

HAPS-70システムは、操作性に優れたコスト効率の高いプロトタイピング・ソリューションです。HAPS-70シリーズを使用すれば、開発早期段階でのソフトウェア開発とシステムレベル検証を、実機と同等のインターフェイスを用いてリアルタイムの実行速度で行うことができます。

HAPS-70の機能:

  • Xilinx Virtex®-7 FPGAを利用することにより、1,200万から2億8,800万ASICゲートまで実装できる拡張性を備えたモジュール化システム・アーキテクチャを実現し、IPブロック単体からSoC全体を構築するプロセッサ・サブシステムまで幅広いデザイン規模に対応。2億8,800万ASICゲートを超すシステムの場合は、HAPS-80プロトタイプをご覧ください。
  • 機能拡張したHapsTrak 3 I/Oコネクタ・テクノロジと高速光時分割多重により従来のピン多重と比べてデータ・スループット性能が最大3倍向上
  • システムの定義と構築をサポートするユーティリティによりハードウェア・アセンブリを高速化し、プロトタイプの電気機械的健全性を確保
  • 先進の電力・冷却管理
  • デザイン・プランニング・ツールによりブロックレベルの個別IP検証から完全なシステム統合までのプロセスを効率化し、プロトタイプ完成までの期間を2〜3カ月単位で短縮
  • 高いデバッグ効率
  • ハイブリッド・プロトタイピングなどの高度な用途を提供
  • 9機種からなるHAPS-70 システムを組み合わせることにより、1,200万〜2億8,800万ASICゲートに対応
  • DesignWare IP Prototyping Kitとの互換性

主な特長

高性能

HAPSプロトタイピングはその優れた性能によって、IPブロック単体からCPUサブシステムを統合した完全なシステムに至るまでの幅広い検証シナリオに対応し、業界をリードしています。

HAPS-70のご紹介ビデオ

優れた容量拡張性

モジュール式のハードウェア・アーキテクチャと最先端の大容量FPGAテクノロジを採用したHAPS-70システムは1,200万~2億8,800万ASICゲートに対応します。

可視性と管理容易性

複数FPGA間でのシームレスなシグナル・キャプチャと多岐にわたる格納オプションをご提供しているため、プロトタイプ・リソースへの影響を最小限に抑えて、内部状況への高度なアクセスと制御を行うことが可能です。

プロトタイプ構築が容易

業界をリードするEDAベンダのIPおよびASIC向けRTLからFPGAへの実装テクノロジを採用することで、高性能プロトタイプの実現にかかる工数を削減します。

接続オプション

フィジカル・プロトタイプとして単独使用する場合にHAPS-70が多くのメリットをご提供するのはもちろんですが、RTLコ・シミュレーションを実行する場合でも、その優れた接続性によってRTLシミュレーション環境からの移行を容易にし、トランザクション・ベース検証を実行したい場合にはSystemC/TLMモデルを統合したハイブリッド・プロトタイピング・システムを構築できるため、従来なし得なかった短期間でSoCプロトタイプを実現できるという長所があります。