解き放たれたシノプシスのAIパワー

シリコンのパフォーマンスを最適化し、チップ設計を加速させ、EDAフロー全体の効率を向上させる、AIを活用した先進のソリューション群。受賞歴のあるSynopsys.aiは、業界をリードするAIベースのワークフロー最適化とデータ分析ソリューションに加え、画期的な生成AI機能を提供し、エンジニアのイノベーションと市場投入までの時間を加速します。シノプシスがお客様のチップ設計を次のレベルへ導くためにどのようなお手伝いができるか、ぜひご確認ください。

What's New

主なメリット

Scale Icon | Synopsys.ai

圧倒的なPPA結果

チップ設計ワークフローに潜む最適化選択肢をより広範囲に探索。

Save Time | Synopsys.ai

最短時間で設計目標を達成

テープアウトできる状態の最適解に自律的に到達。

Productivity | Synopsys.ai

あらたなレベルの生産性

設計チーム全体がエキスパート・レベルの開発業務を展開可能に。

Analyze | Synopsys.ai

未知の洞察

EDAツールが取り込んだ膨大な設計データから実用的な洞察を抽出。

Guidance Icon | Synopsys.ai

即時ガイダンス

対話型AIにより、エキスパート・レベルの知見を瞬時に獲得。

Automate | Synopsys.ai

自動作成

GenAIでワークフロー、RTL、テストベンチを生成。

フルスタックAIベースEDAソリューション

GenAI + -

EDAスタック全体にわたる包括的なGenAI機能

Synopsys.aiは、EDAスタック全体にわたって生成AIのパワーを活用し、最先端チップの開発期間を短縮する初のエレクトロニック・デザイン・オートメーション・スイートです。Synopsys.aiは、対話型AIを活用した協調的/生成的/自律的な機能もご提供します。大規模言語モデル(LLM)を搭載したSynopsys.aiの生成AI機能は、あらゆるオンプレミス環境またはクラウド環境で導入可能です。このGenAIをSynopsys.aiツール群に統合することで、チップ設計者は、エキスパートによるツール・ガイダンスを提供するコラボ機能、RTL/検証/その他の資料作成のための生成機能、自然言語からワークフローを作成する自律機能を利用できるようになります。

チップ設計と検証のためのフルスタックのAIベースEDAソリューション

Synopsys.ai™は、システム・アーキテクチャ開発から設計、製造に至るまでの開発フローで、AIパワーの活用を可能にした業界初のフルスタックAIベースEDAソリューション・スイートです。Synopsys.aiスイートは、デザインの複雑性を短時間で克服し、デザインの中に潜む最適化スペースの探索、検証カバレッジ解析/リグレッション・テスト、テスト・プログラム生成など、多くの反復作業が必要になるタスクを設計者に代わって実行し、消費電力/性能/面積の最適化を支援します。これにより、エンジニアはチップの品質と差別化に集中することができます。またAI技術の活用により、チップ・デザインを特定のファウンドリから別のファウンドリへ、あるいは特定のプロセス・ノードから別のプロセス・ノードへと短時間でに移行することも可能となります。Synopsys.aiは、エンジニアが正しいスペックのチップをより早く市場に投入できるよう支援します。AIを活用したソリューションによるチップ設計の高速化の詳細については、こちらをご覧ください。

チップ設計から製造まで、フル・スケールのデータ分析

Synopsys.aiは、チップ設計/検証から量産開始までのプロセスを加速する業界初の継続的データ解析ソリューションも提供しています。このAIベースのデータ解析ソリューションにより、設計/検証/製造/テスト/実稼働に渡って収集された膨大な量のデータを設計者に開放し、関連付けと解析を可能にします。独自のチップ・モニタリング技術により、消費電力/性能/品質/歩留まり/スループットの最適化が可能になります。このソリューションに組み込まれている可視化機能により、SoCライフサイクルのあらゆる段階で根本原因を迅速に解析できます。

関連情報

AIでチップ設計を新たな次元に