FineSim  

支持多核/多机器 并行处理的电路仿真器 

概览
FineSim™是一款高性能加速SPICE级加速仿真器。FineSim™独特的多核心/多机仿真能力使用户可以大幅度的提高仿真性能和数据容量。FineSim™非常适合仿真大数据量并且结构复杂的模拟电路,比如DRAM/SRAM/FLASH的设计。FineSim™和其模拟仿真图形界面相结合,提供了一个非常高效率的SPICE级加速仿真解决方案。

下载数据手册

简介
通常情况下,工程人员使用精度不同的仿真技术来分别验证模拟模块和数字模块。将模拟和数字模块综合到同一仿真中后,由于传统仿真器的容量限制,同时验证这两种模块通常需要仅粗略估计电路行为的额外建模技术。在某些情况下,这样做可能导致虚假设计错误,导致工程人员需要花费大量时间来查询问题根源。

由于混合信号设计的尺寸和复杂性增加,正确验证功能性能的能力便面临极大的挑战。而且,向功能验证流程引入完全提取的版图后寄生参数几乎是不可能的。

FineSim
图 1:FineSim 多核/多机器全芯片电路仿真

FineSim 是第一款让设计人员摒弃传统解决方案,从功能上无缝验证混合信号 SoC 的单一可执行产品。设计人员除了可以使用详细的寄生参数信息,还能完全控制精度/性能平衡。

FineSim
图 2:具有多核处理能力的 FineSim 能够显著缩减仿真运行时间

FineSim
图 3:静态和动态 EM 和电压降分析流程

功能
  • 集精度和性能于一身的单一可执行产品采用极其精确的 SPICE 和 FastSPICE 解算技术来仿真大型、混合信号设计。这样做能够让设计人员在整个设计验证流程中完全控制速度/精度平衡
  • 多核/多机器仿真可以为超大型复杂系统(超过 1000 万个晶体管)提供硅精确结果。这种革命性的技术可以在多核服务器上实现真正的 SPICE 仿真,并提供针对性能和容量的线性伸缩
  • 通过先进的 SPICE 和 FastSPICE 解算器提供无与伦比的性能,将单核仿真的运行速度提高 3 至 10 倍。使用多核仿真,性能可随芯核数量线性伸缩,在某些情况下,性能可以提升 20、30 甚至更多倍
  • 为经常面临仿真收敛挑战的所有模拟、混合信号、存储器、定制数字和 SoC 设计(包括 PLL、ADC、SerDes、功耗管理、Charge Pumps 和存储器)提供硅精确结果

仿真精度和性能
凭借改进后的基础架构和性能更佳的数字解算器,FineSim 可以将现有商业 SPICE 和 FastSPICE 仿真器在单核上的性能提升 3 至 10 倍。FineSim 让设计人员可以利用多种电路解算技术,例如用于存储器结构的层次式仿真识别,或者用于敏感模拟电路的多速率技术,以及高级 RC 压缩算法。

采用多核服务器时,仿真性能可比其他单核商业仿真器提高 30 倍以上,并且能够处理超大型设计。

卓越的仿真容量
使用多核服务器,FineSim 可对超大型、复杂的数字和模拟/混合信号设计进行 SPICE 精确分析,获得以往用 SPICE 无法获得的硅精确效果。使用多核服务器,FineSim 利用完全的 SPICE 和与芯片测试一致的结果,精准仿真了具有数百万晶体管的设计。

静态和动态电迁移和电压降分析
FineSim 具有适合静态和动态功耗分析以及电迁移 (EM) 分析的可选工具包。设计人员可以精准计算峰值、均值和均方根电流值,以图形方式显示结果并按严重程度进行分级,以便进行快速视觉分析。

高级统计分析
FineSim 具有进行高级统计分析的可选工具包。设计人员可指定性能目标和精度限值,采用多种采样技术,比传统的蒙特卡洛 (Monte Carlo) 分析显著改善整体运行性能。

技术特性
  • 多核/多机器功能提高性能和容量
  • 支持业内标准的网表格式:HSPICE®、Spectre、Eldo、Verilog-A 和 s 参数
  • 支持用于数据分析的标准输出格式(TR0、FSDB、WDF 和 PSF)
  • 执行 DC、瞬态、AC、瞬态噪声和蒙特卡洛 (Monte Carlo) 分析
  • 支持 Verilog 和 VHDL 协同仿真
  • 支持 DSPF 反标和精准的 RC 压缩
  • 与 SiliconSmart® 库特性化相集成
应用
  • 定制模拟和混合信号
  • 存储器、FPGA、定制数字和 SoC 设计
  • 库特性化
器件模型支持
  • MOSFET 模型,包括最新版本的 BSIM3、BSIM4、PSP、HISIM、Philips MOS9 & MOS11、EKV、BSIMSOI、TFT、BSIM-CMG 和 UTSOI
  • BJT 模型,包括最新新版本的 Gummel-Poon、VBIC 1.2、HiCUM0 & HiCUM2、Mextram 以及二极管、RLC、TSMC 模型接口 (TMI) 和 AgeMOS 模型
平台支持
  • Redhat Enterprise V5、SUSE Linux 9 和 10(32 位和 64 位)



NewsArticlesBlogsSuccess StoriesWhite PapersWebinarsVideosTraining Courses