通用存储器编译器 

Synopsys 通用存储器编译器 

Synopsys 通用存储器编译器可供 Synopsys 大学项目成员使用当,帮助其根据特定设计需要来定制存储器电路。 通用存储器编译器包含可根据用户设置的参数自动生成静态存储器电路 (SRAM) 的软件。 该编译器有能力生成一系列具有不同输出数据格式的 SRAM,可将存储器集成到设计中。 通用存储器编译器同时支持 Synopsys 32/28nm90nm 通用库。 设计仅用于教育和培训目的,不推荐用于制造。

通用存储器编译器基础

  • 用于生成存储器电路/版图的软件
  • 输出多设计视图
  • 经过优化,可与 Synopsys 数字设计流程配合使用
  • 需要 Synopsys 大学 EULA

通用存储器编译器概览

  • 支持 2 种不同用户界面:
    • 命令行
    • GUI
  • 支持 4 种类型存储器:
    • 双端口 SRAM
    • 单端口 SRAM
    • 低功耗双端口 SRAM(仅限 32/28nm)
    • 低功耗单端口 SRAM(仅限 32/28nm)
  • 内容:
    • GDSII 版图
    • SPICE 排线表
    • 电路图和版图视图
    • Verilog 模型
    • VHDL 模型
    • LEF/FRAM 视图
    • 寄生参数提取
    • 物理验证

通用存储器编译器仅供会员使用,只有 Synopsys 大学项目成员能下载。 要访问相关资源,需拥有有效的 SolvNet ID 和密码。 要想获取通用存储器编译器的支持帮助,请联系我们


合作评价
“我们在 DSP 应用的复杂处理器中使用 Synopsys 通用存储器编译器,这歀优秀的工具为我们节省了大量时间。 它帮助学生快速生成所需的 SRAM,节省下宝贵的时间可以专注于复杂设计的其他部分。”
——开罗美国大学电气工程学院助理教授 Maged Ghoneima 博士